Senior Architecte Verilog/VHDL FPGA
Transcription
Senior Architecte Verilog/VHDL FPGA
Offre d’emploi en CDI Senior Architecte Verilog/VHDL FPGA ref. ENYX-CDI-2014-HW-Architecte Depuis quelques années, la technologie FPGA est de plus en plus présente dans le traitement de données temps réel. La maîtrise des interfaces haute performance permet le traitement de volume de données que les technologies CPU ne peuvent égaler. Enyx est une entreprise en forte croissance qui conçoit et commercialise des solutions d’accélération hardware à base des tout derniers FPGA Altera Stratix V. Orientée vers l’international et les technologies de pointe, Enyx conçoit des solutions intervenant dans la construction plateformes temps réel d’acquisition et de traitements de données. Description de poste Enyx est aujourd’hui une entreprise doté d’une force de développement hardware conséquente. Cependant les besoins en évolutions des architectures des différents produits sont devenus un des challenges que la société doit relever avec l’arrivé de l’augmentation de la densité et des performances des nouvelles générations de FPGA Altera et Xilinx. Rattaché à la direction hardware, et en contact avec les différents chefs de projet et développeurs, le candidat aura en charge la création et l’évolution des architectures complexes des blocs de traitement hardware. Ses différentes missions sont les suivantes : Spécifier, documenter et développer des architectures maintenables et évolutives Dialoguer avec les chefs produits afin de répondre à leurs besoins en dévelopement. Avoir un regard critique et constructif sur les architectures actuelles pour être force de proposition sur les roadmap Savoir prendre en compte des impératifs de planning sur les évolutions d’architecture Profil du candidat Nous recherchons un ingénieur passionné, capable de travailler en autonomie et disposant d’une maitrise des technologies FPGA. Il est indispensable d’avoir un excellent niveau technique en VHDL et/ou Verilog. Le candidat devra bénéficier d’une expérience réelle dans la réalisation d’architectures complexes pour FPGA afin d’être en mesure de pouvoir juger la qualité, les performances et la latence des architectures qu’il devra concevoir ou mettre à jour. Pour le candidat, les performances et la maintenabilité des architectures est un élément central, et il doit être capable de démontrer par quelles méthodes il va à la fois assurer la maintenabilité sans négliger les avancées fonctionnelles. formation lieu Ingénieur Electronique – 5 à 7 ans d’expérience minimum 8 rue greneta, 75003, Paris mots-clé Verilog, VHDL, FPGA, Timing closure Pipelining, Algorithmes, Avalon MM/ST, AXI, Modelsim Envoyez CV et lettre de motivation à [email protected]
Documents pareils
Affiche de thèse de Oussama FEKI PDF
existe très peu de méthodologies et d’outils d’aide.
La méthodologie Adéquation Algorithme Architecture est une méthodologie, implantée dans l’outil SynDEx
qui adresse le problème d’implantation su...