Offre de thèse de Doctorat CIFRE
Transcription
Offre de thèse de Doctorat CIFRE
Offre de thèse de Doctorat CIFRE Sujet Contribution à l’étude de systèmes de compensation des parasites dans une chaine de réception Radio Logicielle Intégrale Mots Clés Systèmes Radio Fréquence, Systèmes de réception sans fil, Radio Logicielle Intégrale, Conception de circuits. Description du sujet Les recherches actuelles sur les systèmes de communication sans fil s’orientent vers l’intégration du concept de Radio Logicielle Intégrale. Celui-ci propose d’intégrer en un seul circuit un émetteur/récepteur RF capable d’émettre et de recevoir n’importe quel signal RF dans une gamme de fréquences allant de 0 à 5GHz. Les travaux menés par le laboratoire IMS ont permis de concevoir et valider le 1er démonstrateur au monde d’un récepteur radio logicielle intégrale RF basé sur le traitement analogique de signaux échantillonnés (Sampled Analog Signal Processor - SASP). Ils ouvrent par ailleurs de nouvelles perspectives quant à l’exploitation du concept de Radio Logicielle Intégrale. En effet, les composants RF sont sensibles et parfois même à l’origine d’interférences dégradant la réception. Certes, l’état de l’art présente des systèmes de correction de celles-ci. Ces systèmes consistent à ramener en basse fréquences la bande de fréquences où se situe le signal interférent, puis de le filtrer et enfin de le réinjecter en opposition de phase à l’entrée de la chaine de réception. Ce type de solution est réalisé avec des blocs RF traditionnels (mélangeurs, filtres etc.) et présente donc des inconvénients : il est bande-étroite et ne peut traiter qu’un seul signal interférent, il consomme beaucoup de puissance et occupe une grande surface de silicium. Une approche basée sur la Radio Logicielle Intégrale permettrait de lever ces inconvénients. La thèse proposée consiste à développer un système Radio Logicielle Intégrale basé sur une architecture SASP, pour annuler n’importe quel signal interférent dans une gamme de fréquences comprise entre 0 et 5 GHz. Le plan de travail peut être décomposé selon les étapes suivantes : - Etude de l’état de l’art sur la Radio Logicielle Intégrale, et familiarisation avec le système SASP. Etude des solutions existantes de compensation des signaux parasites en réception ; - Etude de la faisabilité et validation du concept d’annulation de signaux interférents ; - Définition d’une architecture et modélisation dans un langage comportemental de haut niveau (VHDL-AMS) ; - Conception et réalisation du circuit dans une technologie CMOS avancée type 65nm de chez STMicroelectronics, puis mesures. Contexte de la thèse La thèse se déroulera en collaboration avec l’entreprise Atlantic Innovation et l’Équipe Conception de Circuits du Laboratoire IMS de Bordeaux (http://www.ims-bordeaux.eu). Le financement est de type CIFRE : le doctorant sera donc employé de l’entreprise sous CDD pour une durée de 3 ans. L’équipe d’encadrement sera constituée de : Directeur de Thèse : Pr. Yann Deval Co-directeur de thèse : Dr. François Rivet Encadrant entreprise : Dr. Nicolas Regimbal Profil recherché Le candidat doit présenter les compétences suivantes : - Maitrise des systèmes radiofréquences, - Conception de circuits (schematic et layout), - Traitement du signal, - Électronique analogique et numérique… Merci d’adresser toute candidature à : Pr. Yann Deval : [email protected] Dr. François Rivet : [email protected] Dr. Nicolas Regimbal : [email protected]