Lexique - REDS - HEIG-VD

Transcription

Lexique - REDS - HEIG-VD
Unité de systèmes numériques
REDS@HEIG-VD
Lexique des abréviations domaine des systèmes numériques
Abréviations
ABEL
Textes en anglais
A Boolean Equations Language
ALU
ARM
EPROM
FIFO
Arithmetic and Logic Unit
Advanced RISC Machine
Anciennement :
Acorn RISC Machine
American Standard Code for
Information Interchange
Application Specific Integrated
Circuits
Automated Test Equipment
Bubble Grid Array
Computer Aided Design
Computer Aided Manufacturing
Conception Assistée par
Ordinateur
Compact Disk ROM
Complex Instruction Set
Computer
Complementary Metal Oxide
Semiconductor
Central Processing Unit
D Flip-Flop
Dual In Line
Dynamic RAM
Digital Signal Processor
Diode Transistor Logic
Emitter-Coupled Logic
Electronic Design Automation
Extended Data Out
Electrically Erasable PROM
Extended ISA
Expanded Memory
Specifications
Erasable Programmable ROM
First In First Out
FPGA
FPLA
FPSoC
GAL
HDL
I/O
IC
IDE
Field Programmable Gate Array
Field Programmable Logic Array
Field Programmable SoC
Generic Array Logic
Hardware Description Language
Input/Output
Integrated Circuit
Integrated Drive Electronics
ASCII
ASIC
ATE
BGA
CAD
CAM
CAO
CD-ROM
CISC
CMOS
CPU
DFF
DIL
DRAM
DSP
DTL
ECL
EDA
EDO
EEPROM
EISA
EMS
Lexique_v01.doc
Explications
Langage de description de système
numérique de DATA I/O (HDL)
Unité arithmétique et logique
Ordinateur RISC évolué
Acorn : société qui à développé le ARM
Code ASCII
Circuit intégré spécifique à une application
Équipement de test automatique
Boîtier avec des boules dessous
Conception assistée par ordinateur
Fabrication assistée par ordination
Disque compact (lecture seulement)
Ordinateur à jeu d'instructions complexe
Technologie de circuit logique, 1976
à transistor à effet de champ
Unité centrale de traitement (processeur)
Bascule D
Boîtier à double rangée de pattes
Mémoire vive dynamique
Processeur de traitement de signal
Technologie de circuit logique, 1964
Logique par couplage par l’émetteur
Automatisation de la conception électronique
Interface standard pour mémoire DRAM
PROM effaçables électriquement
Norme de bus pour PC (1988)
Protocole d’accès à la mémoire étendue
(PC)
PROM effaçables (UV, électriquement)
Mémoire silo : la première information entrée
est la première à sortie
Réseau de portes programmable
Réseau logique programmable
Réseau programmable pour SoC
Inventé par LATTICE en 1985
Langage de description du matériel
Entrées/Sorties
Circuit intégré, nommé souvent : "puce"
Interface pour disque dur
page 1/3
E. Messerli
Unité de systèmes numériques
IEEE
REDS@HEIG-VD
LCC
LIFO
Institute of Electrical and
Electronical Engineers
Intellectual Property
Industry Standard Architecture
International Organisation for
Standardisation
Joint Photographic Expert Group
Join Test Action Group
Test JTAG ou Boundary-Scan
Leaded Chip Carrier
Last In First Out
LSB
LSI
Least Significant Bit (or Byte)
Large Scale Integration
MMU
MPEG
MPGA
MSB
MSI
Memory Management Unit
Moving Pictures Expert Group
Mask Programmable Gate Array
Most Significant Bit (or Byte)
Medium Scale Integration
NaN
NRE
Not a Number
Non-Recurring Engineering
(cost)
Programmable Arrays Logic
Personal Computer
Peripheral Component
Interconnect
PCI Special Interest Group
Pin Grid Array
Plastic Leaded Chip Carrier
Programmable Logic Device
IP
ISA
ISO
JPEG
JTAG
PAL
PC
PCI
PCI-SIG
PGA
PLCC
PLD
PLE
PROM
RALU
RAM
RISC
ROM
RS-232
RTL
RTL
RWM
SCSI
SIL
SMD
SO
SoC
Lexique_v01.doc
Programmable Logic Element
Programmable Read Only
Memory
Registred ALU
Random Access Memory
Reduced Instruction Set
Computer
Read Only Memory
Resistor Transistor Logic
Register Transfer Level
Read Write Memory
Small Computer System
Interface
Single In Line
Surface Mounted Device
Small Outline
Systems on a Chip
Propriété intellectuel
Norme de bus pour les PC (1985)
Organisation internationale pour la
standardisation
Norme de fichier graphique
Interface série pour le test de carte, de
processeur, ...
Boîtier carré sans pattes
Mémoire pile : la dernière information entrée
est la première à sortie (pile)
Bit ou byte de poids faible
Intégration à grande échelle
(de 100 à 1’000 portes)
Module de gestion de la mémoire
Norme de compression audio et vidéo
Réseau programmé chez le fondeur.
Bit ou byte de poids fort
Intégration à moyenne échelle
(de 10 à 100 portes)
Pas un nombre
Coûts non récurrents (non récupérables)
Inventé par MMI en 1970.
Ordinateur personnel
Norme de bus indépendant d'un processeur
(1993)
Groupe d'intérêt pour le bus PCI
Boîtier avec pattes dessous
Boîtier carré avec pattes.
Circuit logique programmable, comprend les
SPLD, CPLD et FPGA
Réseau programmable de structure ROM
Mémoire à accès uniquement en lecture,
mais programmable une fois
Unité arithmétique et logique avec registres
Mémoire vive à accès aléatoire
Ordinateur à jeu d'instructions réduit
Mémoire à accès uniquement en lecture
Standard particulier pour des liaisons séries
Technologie de circuit logique, 1964
Type de description en VHDL
Mémoire vive nommée couramment RAM
Norme d'interface pour les ordinateurs
Boîtier avec une rangée de pattes en ligne
Composant monté en surface
Boîtier DIL à l’échelle 1/2, montage SMD
Système intégré dans une seule puce (IC)
page 2/3
E. Messerli
Unité de systèmes numériques
SOJ
SoPC
SRAM
SSI
SVGA
TTL
UART
ULSI
USB
UUT
UVEPROM
VESA
REDS@HEIG-VD
Small Outline J-Lead
Systems on a Programmable
Chip
Static RAM
Small Scale Integration
Super VGA
Transistor Transistor Logic
Universal Asynchronous
Receiver-Transmitter
Ultra Large Scale Integration
Boîtier SO avec pattes en forme de J
Système intégré dans un seul circuit logique
programmable (PLD)
Mémoire vive statique
Intégration à petite échelle (jusqu’à 10 portes)
Modes graphiques supérieur à VGA
Technologie de circuit logique, 1969
Émetteur-Récepteur universel asynchrone
(typiquement utilisé pour liaison RS-232)
Intégration à ultra grande échelle
(plus de 100’000 portes)
Bus série universel rapide
Unité sous test
PROM effaçables par ultra violet
Universal Serial Bus
Unit Under Test
Ultra Violet EPROM
VLB
VLSI
Video Electronics Standard
Association
Very high resolution Graphics
Adaptor
VHSIC Hardware Description
Language
Versa Module Eurocard
Very High Speed Integrated
Circuits
Vesa Local Bus
Very Large Scale Integration
XVGA
ZIL
??
Zigzag In Line
VGA
VHDL
VME
VHSIC
Norme graphique définie par IBM en 1987
(640 x 480 en 16 couleurs)
Voir VHSIC et HDL
Norme de bus pour système embarqué.
Circuits intégrés à vitesse très élevée
Norme de bus local CPU-mémoire
Intégration à très grande échelle
(de 1’000 à 100’000 portes)
Boîtier avec une rangée de pattes en zigzag
Abréviations courantes en électronique (de termes anglais) :
H
L
I
I
N
O
P
High
Low
Input
Intensity
Noise
Output
Propagation
Haut
Bas
Entrée
Intensité, courant
Bruit
Sortie
Propagation
Traduction de termes anglais :
•
•
•
•
•
•
•
Open-collector
Open-drain
Three states
Chip
Pull-up
Pull-down
Full custom
Lexique_v01.doc
Sortie de type collecteur ouvert
Sortie de type drain/émetteur ouvert
Sortie de type trois états (3 états)
Puce de silicium
Résistance de polarisation vers l’alimentation (VCC), niveau 'H'
Résistance de polarisation vers la masse (GND), niveau 'L'
Fait sur mesure (voir ASIC)
page 3/3
E. Messerli